pinctrl: samsung: Remove static pin enumerations
Since pin numbers are now assigned dynamically, those are not needed anymore. Signed-off-by: Tomasz Figa <t.figa@samsung.com> Reviewed-by: Kyungmin Park <kyungmin.park@samsung.com> Acked-by: Thomas Abraham <thomas.abraham@linaro.org> Signed-off-by: Linus Walleij <linus.walleij@linaro.org>
This commit is contained in:
parent
40ba6227ae
commit
3a232ba86f
1 changed files with 0 additions and 119 deletions
|
@ -17,125 +17,6 @@
|
|||
* (at your option) any later version.
|
||||
*/
|
||||
|
||||
#define EXYNOS_GPIO_START(__gpio) ((__gpio##_START) + (__gpio##_NR))
|
||||
|
||||
#define EXYNOS4210_GPIO_A0_NR (8)
|
||||
#define EXYNOS4210_GPIO_A1_NR (6)
|
||||
#define EXYNOS4210_GPIO_B_NR (8)
|
||||
#define EXYNOS4210_GPIO_C0_NR (5)
|
||||
#define EXYNOS4210_GPIO_C1_NR (5)
|
||||
#define EXYNOS4210_GPIO_D0_NR (4)
|
||||
#define EXYNOS4210_GPIO_D1_NR (4)
|
||||
#define EXYNOS4210_GPIO_E0_NR (5)
|
||||
#define EXYNOS4210_GPIO_E1_NR (8)
|
||||
#define EXYNOS4210_GPIO_E2_NR (6)
|
||||
#define EXYNOS4210_GPIO_E3_NR (8)
|
||||
#define EXYNOS4210_GPIO_E4_NR (8)
|
||||
#define EXYNOS4210_GPIO_F0_NR (8)
|
||||
#define EXYNOS4210_GPIO_F1_NR (8)
|
||||
#define EXYNOS4210_GPIO_F2_NR (8)
|
||||
#define EXYNOS4210_GPIO_F3_NR (6)
|
||||
#define EXYNOS4210_GPIO_J0_NR (8)
|
||||
#define EXYNOS4210_GPIO_J1_NR (5)
|
||||
#define EXYNOS4210_GPIO_K0_NR (7)
|
||||
#define EXYNOS4210_GPIO_K1_NR (7)
|
||||
#define EXYNOS4210_GPIO_K2_NR (7)
|
||||
#define EXYNOS4210_GPIO_K3_NR (7)
|
||||
#define EXYNOS4210_GPIO_L0_NR (8)
|
||||
#define EXYNOS4210_GPIO_L1_NR (3)
|
||||
#define EXYNOS4210_GPIO_L2_NR (8)
|
||||
#define EXYNOS4210_GPIO_Y0_NR (6)
|
||||
#define EXYNOS4210_GPIO_Y1_NR (4)
|
||||
#define EXYNOS4210_GPIO_Y2_NR (6)
|
||||
#define EXYNOS4210_GPIO_Y3_NR (8)
|
||||
#define EXYNOS4210_GPIO_Y4_NR (8)
|
||||
#define EXYNOS4210_GPIO_Y5_NR (8)
|
||||
#define EXYNOS4210_GPIO_Y6_NR (8)
|
||||
#define EXYNOS4210_GPIO_X0_NR (8)
|
||||
#define EXYNOS4210_GPIO_X1_NR (8)
|
||||
#define EXYNOS4210_GPIO_X2_NR (8)
|
||||
#define EXYNOS4210_GPIO_X3_NR (8)
|
||||
#define EXYNOS4210_GPIO_Z_NR (7)
|
||||
|
||||
enum exynos4210_gpio_xa_start {
|
||||
EXYNOS4210_GPIO_A0_START = 0,
|
||||
EXYNOS4210_GPIO_A1_START = EXYNOS_GPIO_START(EXYNOS4210_GPIO_A0),
|
||||
EXYNOS4210_GPIO_B_START = EXYNOS_GPIO_START(EXYNOS4210_GPIO_A1),
|
||||
EXYNOS4210_GPIO_C0_START = EXYNOS_GPIO_START(EXYNOS4210_GPIO_B),
|
||||
EXYNOS4210_GPIO_C1_START = EXYNOS_GPIO_START(EXYNOS4210_GPIO_C0),
|
||||
EXYNOS4210_GPIO_D0_START = EXYNOS_GPIO_START(EXYNOS4210_GPIO_C1),
|
||||
EXYNOS4210_GPIO_D1_START = EXYNOS_GPIO_START(EXYNOS4210_GPIO_D0),
|
||||
EXYNOS4210_GPIO_E0_START = EXYNOS_GPIO_START(EXYNOS4210_GPIO_D1),
|
||||
EXYNOS4210_GPIO_E1_START = EXYNOS_GPIO_START(EXYNOS4210_GPIO_E0),
|
||||
EXYNOS4210_GPIO_E2_START = EXYNOS_GPIO_START(EXYNOS4210_GPIO_E1),
|
||||
EXYNOS4210_GPIO_E3_START = EXYNOS_GPIO_START(EXYNOS4210_GPIO_E2),
|
||||
EXYNOS4210_GPIO_E4_START = EXYNOS_GPIO_START(EXYNOS4210_GPIO_E3),
|
||||
EXYNOS4210_GPIO_F0_START = EXYNOS_GPIO_START(EXYNOS4210_GPIO_E4),
|
||||
EXYNOS4210_GPIO_F1_START = EXYNOS_GPIO_START(EXYNOS4210_GPIO_F0),
|
||||
EXYNOS4210_GPIO_F2_START = EXYNOS_GPIO_START(EXYNOS4210_GPIO_F1),
|
||||
EXYNOS4210_GPIO_F3_START = EXYNOS_GPIO_START(EXYNOS4210_GPIO_F2),
|
||||
};
|
||||
|
||||
enum exynos4210_gpio_xb_start {
|
||||
EXYNOS4210_GPIO_J0_START = 0,
|
||||
EXYNOS4210_GPIO_J1_START = EXYNOS_GPIO_START(EXYNOS4210_GPIO_J0),
|
||||
EXYNOS4210_GPIO_K0_START = EXYNOS_GPIO_START(EXYNOS4210_GPIO_J1),
|
||||
EXYNOS4210_GPIO_K1_START = EXYNOS_GPIO_START(EXYNOS4210_GPIO_K0),
|
||||
EXYNOS4210_GPIO_K2_START = EXYNOS_GPIO_START(EXYNOS4210_GPIO_K1),
|
||||
EXYNOS4210_GPIO_K3_START = EXYNOS_GPIO_START(EXYNOS4210_GPIO_K2),
|
||||
EXYNOS4210_GPIO_L0_START = EXYNOS_GPIO_START(EXYNOS4210_GPIO_K3),
|
||||
EXYNOS4210_GPIO_L1_START = EXYNOS_GPIO_START(EXYNOS4210_GPIO_L0),
|
||||
EXYNOS4210_GPIO_L2_START = EXYNOS_GPIO_START(EXYNOS4210_GPIO_L1),
|
||||
EXYNOS4210_GPIO_Y0_START = EXYNOS_GPIO_START(EXYNOS4210_GPIO_L2),
|
||||
EXYNOS4210_GPIO_Y1_START = EXYNOS_GPIO_START(EXYNOS4210_GPIO_Y0),
|
||||
EXYNOS4210_GPIO_Y2_START = EXYNOS_GPIO_START(EXYNOS4210_GPIO_Y1),
|
||||
EXYNOS4210_GPIO_Y3_START = EXYNOS_GPIO_START(EXYNOS4210_GPIO_Y2),
|
||||
EXYNOS4210_GPIO_Y4_START = EXYNOS_GPIO_START(EXYNOS4210_GPIO_Y3),
|
||||
EXYNOS4210_GPIO_Y5_START = EXYNOS_GPIO_START(EXYNOS4210_GPIO_Y4),
|
||||
EXYNOS4210_GPIO_Y6_START = EXYNOS_GPIO_START(EXYNOS4210_GPIO_Y5),
|
||||
EXYNOS4210_GPIO_X0_START = EXYNOS_GPIO_START(EXYNOS4210_GPIO_Y6),
|
||||
EXYNOS4210_GPIO_X1_START = EXYNOS_GPIO_START(EXYNOS4210_GPIO_X0),
|
||||
EXYNOS4210_GPIO_X2_START = EXYNOS_GPIO_START(EXYNOS4210_GPIO_X1),
|
||||
EXYNOS4210_GPIO_X3_START = EXYNOS_GPIO_START(EXYNOS4210_GPIO_X2),
|
||||
};
|
||||
|
||||
enum exynos4210_gpio_xc_start {
|
||||
EXYNOS4210_GPIO_Z_START = 0,
|
||||
};
|
||||
|
||||
#define EXYNOS4210_GPIO_A0_IRQ EXYNOS4210_GPIO_A0_START
|
||||
#define EXYNOS4210_GPIO_A1_IRQ EXYNOS4210_GPIO_A1_START
|
||||
#define EXYNOS4210_GPIO_B_IRQ EXYNOS4210_GPIO_B_START
|
||||
#define EXYNOS4210_GPIO_C0_IRQ EXYNOS4210_GPIO_C0_START
|
||||
#define EXYNOS4210_GPIO_C1_IRQ EXYNOS4210_GPIO_C1_START
|
||||
#define EXYNOS4210_GPIO_D0_IRQ EXYNOS4210_GPIO_D0_START
|
||||
#define EXYNOS4210_GPIO_D1_IRQ EXYNOS4210_GPIO_D1_START
|
||||
#define EXYNOS4210_GPIO_E0_IRQ EXYNOS4210_GPIO_E0_START
|
||||
#define EXYNOS4210_GPIO_E1_IRQ EXYNOS4210_GPIO_E1_START
|
||||
#define EXYNOS4210_GPIO_E2_IRQ EXYNOS4210_GPIO_E2_START
|
||||
#define EXYNOS4210_GPIO_E3_IRQ EXYNOS4210_GPIO_E3_START
|
||||
#define EXYNOS4210_GPIO_E4_IRQ EXYNOS4210_GPIO_E4_START
|
||||
#define EXYNOS4210_GPIO_F0_IRQ EXYNOS4210_GPIO_F0_START
|
||||
#define EXYNOS4210_GPIO_F1_IRQ EXYNOS4210_GPIO_F1_START
|
||||
#define EXYNOS4210_GPIO_F2_IRQ EXYNOS4210_GPIO_F2_START
|
||||
#define EXYNOS4210_GPIO_F3_IRQ EXYNOS4210_GPIO_F3_START
|
||||
#define EXYNOS4210_GPIO_J0_IRQ EXYNOS4210_GPIO_J0_START
|
||||
#define EXYNOS4210_GPIO_J1_IRQ EXYNOS4210_GPIO_J1_START
|
||||
#define EXYNOS4210_GPIO_K0_IRQ EXYNOS4210_GPIO_K0_START
|
||||
#define EXYNOS4210_GPIO_K1_IRQ EXYNOS4210_GPIO_K1_START
|
||||
#define EXYNOS4210_GPIO_K2_IRQ EXYNOS4210_GPIO_K2_START
|
||||
#define EXYNOS4210_GPIO_K3_IRQ EXYNOS4210_GPIO_K3_START
|
||||
#define EXYNOS4210_GPIO_L0_IRQ EXYNOS4210_GPIO_L0_START
|
||||
#define EXYNOS4210_GPIO_L1_IRQ EXYNOS4210_GPIO_L1_START
|
||||
#define EXYNOS4210_GPIO_L2_IRQ EXYNOS4210_GPIO_L2_START
|
||||
#define EXYNOS4210_GPIO_Z_IRQ EXYNOS4210_GPIO_Z_START
|
||||
|
||||
#define EXYNOS4210_GPIOA_NR_PINS EXYNOS_GPIO_START(EXYNOS4210_GPIO_F3)
|
||||
#define EXYNOS4210_GPIOA_NR_GINT EXYNOS_GPIO_START(EXYNOS4210_GPIO_F3)
|
||||
#define EXYNOS4210_GPIOB_NR_PINS EXYNOS_GPIO_START(EXYNOS4210_GPIO_X3)
|
||||
#define EXYNOS4210_GPIOB_NR_GINT EXYNOS_GPIO_START(EXYNOS4210_GPIO_L2)
|
||||
#define EXYNOS4210_GPIOC_NR_PINS EXYNOS_GPIO_START(EXYNOS4210_GPIO_Z)
|
||||
|
||||
/* External GPIO and wakeup interrupt related definitions */
|
||||
#define EXYNOS_GPIO_ECON_OFFSET 0x700
|
||||
#define EXYNOS_GPIO_EMASK_OFFSET 0x900
|
||||
|
|
Loading…
Reference in a new issue